Secciones
Foros Electrónica
Alguien dijo ...
La verdadera grandeza de la ciencia acaba valorándose por su utilidad.

Gregorio Marañón(1887- 1960).
Médico, científico, historiador, escritor y pensador español
Contacto
Toshiba presentará prototipo del nuevo procesador SpursEngine(TM) en CEATEC JAPÓN 2007
 
 




  Toshiba Corporation anunció hoy un avance del SpursEngine(TM), un procesador de alto rendimiento con poder de procesamiento paralelo que integra unidades coprocesadoras sinérgicas (SPE, por sus siglas en inglés) basadas en la tecnología Cell Broadband Engine(TM) (Cell/B.E.(TM)). El SpursEngine ha sido especialmente concebido para suministrar todo el poder de la tecnología Cell/B.E. a la electrónica de consumo, y permitir que el procesamiento de video en los productos digitales de consumo alcance nuevos niveles de realismo y calidad de imagen.



El prototipo del SpursEngine se presentará en la feria CEATEC JAPÓN 2007, en Makuhari Messe (Japón) a partir del 2 de octubre. En la primera aparición del procesador ante el mundo, se usarán computadoras personales portátiles con el SpursEngine para demostrar su capacidad para procesar y manejar imágenes en tres dimensiones: transformaciones en tiempo real de peinados y maquillaje que reconocen y procesan instantáneamente cambios de posición, ángulo y expresión facial, y los convierten en gráficos de computadora. Toshiba también prevé realizar demostraciones de prototipos de computadoras personales portátiles que traen el SpursEngine.

SpursEngine, un procesador auxiliar que funciona conjuntamente con una unidad central de procesos principal, amalgama la tecnología de núcleos múltiples Cell/B.E. de alto rendimiento con la tecnología avanzada de procesamiento de imágenes de Toshiba para lograr un procesamiento paralelo de las fuentes de video (reconocimiento y procesamiento de imágenes) con el grado de complejidad cada vez más alto que exigen las nuevas generaciones de productos digitales de consumo.

El nuevo coprocesador integra cuatro de las unidades SPE de alto rendimiento con arquitectura RISC (computadora con juego de instrucciones de complejidad reducida) de la tecnología Cell/B.E., la mitad de la configuración total, además de hardware exclusivo para decodificar y codificar formatos de video MPEG-2 y H.264. Al conjugar el software de procesamiento en tiempo real de alto nivel de las SPE con el hardware de codificación y decodificación de video, el SpursEngine logra un equilibrio optimizado entre flexibilidad de procesamiento y bajo consumo. El prototipo del SpursEngine funciona a una frecuencia de reloj de 1,5 GHz y consume entre 10 y 20 watts.

SpursEngine también usa memoria XDR(TM) DRAM como memoria de trabajo, por lo que admite coeficientes altos de transferencia de datos, para grandes volúmenes de datos de distintos medios.

Luego de la feria CEATEC, y una vez que complete las especificaciones para su producción comercial, Toshiba ofrecerá el SpursEngine al mercado para instalar en diversos productos digitales de consumo, así como para uso de clientes y la propia Toshiba.

Acerca de la tecnología Cell Broadband Engine

 

 

La revolucionaria tecnología Cell/B.E., desarrollada conjuntamente por IBM, Sony Group y Toshiba, es un diseño de avanzada con un núcleo de procesamiento central basado en la tecnología Power Architecture de IBM y ocho unidades coprocesadoras sinérgicas (SPE). Cell/B.E. otorga un nivel sin precedentes de poder de procesamiento de banda ancha a los productos digitales.

Acerca de SPE

Una unidad coprocesadora sinérgica (SPE) es un núcleo de procesador que tiene gran capacidad de procesamiento del punto flotante con una arquitectura original del juego de instrucciones, por lo que ofrece un procesamiento optimizado para aplicaciones en diversos medios.

Características generales del prototipo

Procesador   con cuatro SPE
SPE  

totalmente compatibles con la arquitectura del juego de instrucciones SPU de Cell/B.E. (arquitectura de procesador SIMD RISC, enteros

de 8, 16 y 32 bits, punto flotante de precisión simple y doble) capacidad de

almacenamiento 256 KB, función integrada de controlador del acceso directo a la memoria y unidad de administración de la memoria
 
Interfaz de memoria   para memoria de trabajo XDR(TM) DRAM, ancho de datos de 32 bits

Hardware para codificar y decodificar video

 

(1) Codificador y decodificador MPEG-2 totalmente compatible con tecnología de alta definición

(2) Codificador y decodificador H.264 totalmente compatible con tecnología de alta definición

Soporte de conexión para interfaz PCI Express

de 4, 2 y 1 carriles - Compatible con la especificaciónPCI Express(TM) versión 1.1

 



Viernes, 21 Septiembre, 2007 - 12:42
Boletines
powered by phppowered by MySQLPOWERED BY APACHEPOWERED BY CentOS© 2004 - 2025Información Legalpoliticas de cookiesipv6 ready